RISC-V on avoin RISC-arkkitehtuuri, joka haluaa haastaa englantilaisen Arm:n miljoonien, jopa miljardien sulautettujen laitteiden prosessorina. Nyt RISC-V ottaa merkittävän askeleen eteenpäin, kun yksi suurista mikro-ohjainvalmistajista kertoo ensi vuonna tuovansa siihen perustuvan tuotteen markkinoille.
Asialla on japanilainen Renesas, joka on kolmanneksi suurin MCU-valmistaja XNP:n ja Microchipin jälkeen. Renesas aikoo käyttää Andes Technologyn 32-bittistä AndesCore-ydintä yhdessä sovelluskohtaisessa ohjainperheessä, jonka näytetoimituksen alkavat ensi vuoden jälkimmäisellä puoliskolla.
- Tämä on merkittävä virstanpylväs Andes Technologylle, mutta myös avoimen lähdekoodin RISC-V-käskykannalle, sanoo Andesin toimitusjohtaja Frankwell Lin.
Renesasin varatoimitusjohtaja Sailesh Chittipeddin mukaan RISC-V-ytimen avulla yhtiön asiakkaat saavat käyttöönsä skaalautuvan, turvallisen, räätälöitävän ja avoimen käskykannan sovelluskohtaisissa vakiopiireissä. - Asiakkaat, jotka etsivät kustannustehokkaita vaihtoehtoisia reittejä olemassa oleville tai tuleville sovelluksille, hyötyvät tuotekehityksen nopeutumisesta ja alhaisemmista kehityskustannuksista.
Renesas tarjoaa laitevalmistajille RISC-V-ydinten lisäksi tarvittavat kehitystyökalut.